Simulación y modelado de transistores MOS de doble puerta

  1. CARTUJO CASSINELLO, PEDRO
unter der Leitung von:
  1. Juan Antonio López Villanueva Doktorvater

Universität der Verteidigung: Universidad de Granada

Fecha de defensa: 22 von September von 2000

Gericht:
  1. Juan Enrique Carceller Beltrán Präsident
  2. Francisco Gámiz Pérez Sekretär
  3. Juan Barbolla Sánchez Vocal
  4. Francesc Serra Mestres Vocal
  5. Daniel Pardo Collantes Vocal
Fachbereiche:
  1. ELECTRÓNICA Y TECNOLOGÍA DE COMPUTADORES

Art: Dissertation

Zusammenfassung

En este trabajo se hace un estudio del transistor MOS de doble puerta analizando las posibles ventajas de esta nueva estructura frene al transistor convencional y el transistor MOS SOI de puerta simple. Para ello se ha analizado una sección transversal de un transistor MOS de doble puerta de canal N, con el fin de examinar detalladamente las peculiaridades de la distribución de electrones con una amplia variedad de valores de todos los parámentros tecnológicos y condiciones de operación, y se ha estudiado las propiedades de trasnporte en el canal. Para las obtención de la distribución de electrones, se ha resuelto autoconsistentemente las ecuaciones de Poisson y Schrödinger en la estructura, dentro de las aproximaciones de Hartree y de masa efectiva. Para el estudio de las propeidades de transporte se calculará la movilidad de los electrones mediante el método de Monte Carlo. Los resultados de estas simulaciones se utilizarán también para verificar los efectos de los diferents parámetros tecnológicos en parámetros utilizados en modelos analíticos para la simulación de circuitos.