Real-time visual saliency architecture for FPGA with top-down attention modulation

  1. Barranco, F.
  2. Diaz, J.
  3. Pino, B.
  4. Ros, E.
Revista:
IEEE Transactions on Industrial Informatics

ISSN: 1551-3203

Año de publicación: 2014

Volumen: 10

Número: 3

Páginas: 1726-1735

Tipo: Artículo

DOI: 10.1109/TII.2014.2319581 GOOGLE SCHOLAR