Real-time architecture for a robust multi-scale stereo engine on FPGA

  1. Tomasi, M.
  2. Vanegas, M.
  3. Barranco, F.
  4. Díaz, J.
  5. Ros, E.
Zeitschrift:
IEEE Transactions on Very Large Scale Integration (VLSI) Systems

ISSN: 1063-8210

Datum der Publikation: 2012

Ausgabe: 20

Nummer: 12

Seiten: 2208-2219

Art: Artikel

DOI: 10.1109/TVLSI.2011.2172007 GOOGLE SCHOLAR